표제지
국문초록
목차
1. 서론 10
2. 스파이킹 신경망 13
2.1. 스파이킹 신경망 개요 13
2.2. 시냅스 소자 및 어레이 13
2.3. Integrate and fire 뉴런 회로 14
3. 스파이킹 신경망 시뮬레이션 20
3.1. 인공신경망 구조 20
3.2. 완전 연결 신경망과 input-splitting 구조 학습 21
3.2.1. 입력과 가중치의 양자화 22
3.3. 스파이스 시뮬레이션 22
4. 칩 측정 결과 및 토의 30
4.1. 칩 측정 결과 30
4.2. 타 연구와의 비교 31
5. 결론 36
참고문헌 37
영문초록 41
[표 1] 타 연구의 뉴런 회로와의 비교 35
[그림 1] (a) 스파이킹 신경망과 (b) 오버플로우 보존과 언더플로우 허용 그래프 12
[그림 2] (a) 시냅스 어레이와 뉴런 회로를 결합한 스파이킹 신경망과 (b) 시냅스어레이를 구성하는 시냅스 소자를 모사한 회로 17
[그림 3] (a) 오버플로우 보존 모드의 뉴런 회로와 (b) 제로 리셋 모드의 뉴런 회로 18
[그림 4] (a) I&F 뉴런 회로를 구성하는데 사용된 telescopic 연산증폭기와 (b) 비교기 19
[그림 5] I&F 뉴런 회로의 시간에 따른 동작 19
[그림 6] (a) 완전 연결 신경망 구조와 (b) input-splitting 구조 24
[그림 7] 인공신경망 구조 별 시냅스 필요 개수 그래프 25
[그림 8] 인공신경망 도식 26
[그림 9] MNIST dataset을 이용하여 학습한 인공신경망 구조에 따른 정확도 그래프 27
[그림 10] 입력과 가중치의 양자화에 따른 스파이킹 신경망 정확도 28
[그림 11] 오버플로우 보존과 언더플로우 허용 유무에 따른 스파이킹 신경망의 정확도 그래프 29
[그림 12] 스파이스 시뮬레이션을 통해 설계한 스파이킹 신경망의 추론 결과 그래프 29
[그림 13] TSMC 180 nm 공정을 이용하여 제작한 스파이킹 신경망 및 I&F 뉴런 회로가 탑재된 칩 사진 33
[그림 14] (a) 임계전압에 따른 I&F 뉴런 회로의 입력과 출력 측정 그래프와 (b) 오버플로우 보존 기능의 유무에 따른 I&F 뉴런 회로의 출력 주파수 그래프와 (c)... 34