국문목차
표제지=0,1,4
목차=iv,5,1
그림 목차=v,6,1
표 목차=vi,7,1
논문개요=vii,8,1
I. 서론=1,9,3
II. 본론=4,12,1
A. 트랜스임피던스 증폭기 (TIA)의 구조=4,12,3
B. 저전력 전압모드 Inverter TIA 설계=7,15,1
1. Inverter TIA 입력단=7,15,2
2. 10Gb/s differential Inverter TIA=9,17,2
3. HSPICE 시뮬레이션 결과 및 토의=11,19,3
C. 전류모드 Regulated Cascode TIA=13,21,1
1. Regulated Cascode TIA의 입력단=13,21,3
2. 10Gb/s Differential Regulated Cascode TIA=15,23,3
3. HSPICE 시뮬레이션 결과 및 토의=18,26,2
D. 전류모드 Current Mirror TIA=20,28,1
1. Current Mirror TIA=20,28,3
2. HSPICE 시뮬레이션 결과 및 토의=22,30,3
III. 결론=25,33,2
참고문헌=27,35,2
Abstract=29,37,2
Publication=31,39,1
그림1. 일반적인 광수신기 시스템의 구조=1,9,1
그림2. 트랜스 임피던스 증폭기의 기본 회로도=5,13,1
그림3. I-TIA 입력단의 회로도=8,16,1
그림4. I-TIA 입력만의 등가 회로도=8,16,1
그림5. 차동 I-TIA의 회로도=10,18,1
그림6. I-TIA의 주파수 응답 (Cpd=0.25pF); (a) without Lp₁, Lp₂, C₁, C₂ (b) with Lp₁, Lp₂, C₁, C₂(이미지참조)=11,19,1
그림7. I-TIA의 노이즈 전류 스펙트럼 밀도 (Cpd=0.25pF); (a) without Lp₁, Lp₂, C₁, C₂ (b) With Lp₁, Lp₂, C₁, C₂(이미지참조)=12,20,1
그림8. I-TIA의 eye-diagram=12,20,1
그림9. RGC 입력단의 회로도=14,22,1
그림10. RGC 입력단 등가 회로도=14,22,1
그림11. 10Gb/s 차동 구조 RGC TIA의 회로도=17,25,1
그림12. RGC TIA의 주파수 응답 (Cpd=0~1pF)(이미지참조)=18,26,1
그림13. RGC TIA의 노이즈 전류 스펙트럼 밀도 (Cpd=0~1pF)(이미지참조)=19,27,1
그림14. RGC TIA의 eye-diagram=19,27,1
그림15. current mirror TIA의 입력단=21,29,1
그림16. current TIA의 입력단 등가회로=21,29,1
그림17. CM-TIA의 주파수 응답 (Cpd=0~1pF)(이미지참조)=23,31,1
그림18. CM-TIA 주파수 응답 (VDD 및 GND 기생성분 포함 시)(이미지참조)=23,31,1
그림19. CM-TIA의 노이즈 전류 스펙트럼 밀도 (Cpd=0~1pF)(이미지참조)=24,32,1
그림20. CM-TIA의 eye-diagram=24,32,1
표1. I-TIA 내 각 소자 및 사용한 기생성분의 parameter values=10,18,1
표2. RGC TIA 회로 내의 각 소자 및 기생성분의 parameter values=16,24,1
표3. CM-TIA 회로 내의 각 소자 및 기생성분의 parameter values=22,30,1
표4. 최근 기가비트급 트랜스 임피던스 증폭기의 성능비교=26,34,1